Công nghệThiết bị điện tử

D-kích hoạt: nguyên tắc hoạt động, một bảng sự thật

Trigger - một đơn vị tiểu học cấu thành một sự ổn định hai nhà nước tự động kỹ thuật số, một trong số đó được gán một giá trị "1", và người kia - "0".

Trong phương thức xử lý các kết nối logic phân biệt các loại sau đây của các thiết bị: T-flip-flop, D-flip-flop, JK-flip-flop, RS-trigger. Tất nhiên, đây là những lựa chọn phổ biến nhất, nhưng ngoài việc họ có các thiết bị tự động và các loại khác.

Trong bài này, chúng ta hãy xem xét kỹ hơn D-cò. máy cho biết có một đầu vào thông tin duy nhất (D), do đó, nó được thiết kế để thực hiện một chức năng thời gian trễ.

nguyên tắc hoạt động

Đặc điểm phương trình Q (t + 1) = Dt mô tả các hoạt động của loại thiết bị này như D-flip-flop. Bảng chân lý (Bảng chuyển tiếp) cho máy trạng thái này được hiển thị dưới đây.

Q t D t Q (t + 1)
0 0 0
0 1 1
1 0 0
1 1 1

Như chúng ta có thể thấy, trong lần đầu tiên và dòng thứ tư của tín hiệu giá trị Q vào những thời điểm t và t + 1 trùng. Đó là, D-flip-flop là một yếu tố chậm trễ tín hiệu. Như một kết quả của các thiết bị không đồng bộ loại dự tính không được tìm thấy ứng dụng của họ, như sản lượng sẽ lặp lại các tín hiệu đầu vào với một sự chậm trễ thời gian nhỏ.

D-type flip-flop được xây dựng bằng single-level đồng bộ (nơi ở một giai đoạn) và song công (hai giai đoạn) RS-thiết bị cùng loại. Những máy này hoạt động theo bảng chuyển tiếp.

Single-giai đoạn D-flip-flop có thể được cấu hình từ một lớp duy nhất của đồng bộ RS-bộ máy và một VÀ-HE1, kết nối thông tin thông thường (D) đầu vào của hai D-nghịch đảo đầu vào cò súng.

Tại nhận được một logic zero trên đồng hồ input type RS tự động logic một mức độ bị chặn với các yếu tố đầu ra VÀ-NO 2 và AND-NO 3. Khi thay đổi mức tín hiệu đồng bộ áp dụng cho các đầu vào dữ liệu, hoặc tạo ra một số không logic tại đầu vào S (tại D = 1) hoặc tại đầu vào R (với D = 0) không đồng bộ T. kích hoạt Nó sẽ chuyển sang trạng thái tương ứng với mức logic D. Single- D-type flip-flop trì hoãn việc tuyên truyền của các đầu vào ở tạm dừng giữa các tín hiệu đồng bộ hóa.

D-flip-flop với kiểm soát năng động. Mô tả công việc, sơ đồ chức năng

thiết bị tự động của loại hình này được xây dựng ba RS-kích hoạt loại không đồng bộ. Chúng được dựa trên NAND, hai trong số họ thực hiện chức năng chuyển mạch, và thứ ba là đầu ra. Kết quả của kích hoạt chuyển mạch được thiết kế để điều khiển kích hoạt đầu ra.

Khi mức độ tín hiệu C tương đương với một số không hợp lý, để ra một kích hoạt đầu vào cung cấp cho nó trung lập tín hiệu kết hợp, và nó được chuyển sang chế độ lưu trữ. Khi thay đổi chuyển đổi tín hiệu thông tin gây nên ở chế độ ngủ, và một tín hiệu đầu vào cho một phép luận lý một đầu vào C kích hoạt, đầu ra của máy tự động được thiết lập để một trạng thái mới tương ứng với các tín hiệu thông tin trên D-input trong chu kỳ trước.

Trong trường hợp sự thay đổi mức tín hiệu thông tin sẽ diễn ra trong suốt quá trình cài đặt của tín hiệu kích hoạt đầu ra khi các thiết bị chuyển mạch không vượt qua. Nó chỉ ra rằng mục đích chuyển đổi kích hoạt là việc tiếp nhận các tín hiệu thông tin, chuyển chúng sang các thiết bị đầu ra tại thời điểm tín hiệu thay đổi đầu vào tại sự kiểm soát đầu vào C từ một logic zero đến một logic một và một tín hiệu chốt từ phản hồi về thông tin đầu vào.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 vi.atomiyme.com. Theme powered by WordPress.